2024年4月12日发(作者:)
填空题
1. 执行部件EU的组织有: , 和 。
2. 8086CPU从偶地址访问内存1个字时需占用 周期,而从奇地址访问内存1个
字操作需占用 周期。
3. IBM-PC机中的内存是按段存放信息的,一个段最大存贮空间为 字节。
4. 8086微处理机在最小模式下,用 来控制输出地址是访问内存还是访问
I/O。
5. 一台计算机能执行多少种指令,是在 时确定的。
6. 内存储器是计算机系统中的 装置,用来存放 和 。
7. CPU对RAM存贮器进行读/写操作时,应送出的方向控制命令有 和 命令。
8. Intel 2114 RAM存贮芯片引脚中用于片选的控制引脚为 ,用于读/写控制引脚
为 。
9. Intel 4116 RAM芯片容量为2K8,访问该芯片须用 根地址线。
10. 存贮芯片存贮的信息会 ,必须定时刷新,刷新的时间间隔为 。
11. 存贮器分为 、 、 、 。
12. 逻辑地址为2000H:1234H的存储单元的物理地址是 。
13. 8086CPU写入一个规则字,数据线的高8位写入 存储体,低8位写入 存储体。
14. 将存储器与系统相连的译码片选方式有 法和 法。
15. 对6116进行读操作,6116引脚 = , = , = 。
16. 8086 CPU有 条地址总线,可形成 的存贮器地址空间,可寻址范围
为 ;地址总线中的 条线可用于I/O寻址,形成 的输入输出地址空
间,地址范围为 ;PC机中用了 条地址线进行I/O操作,其地址空间
为 ,可寻址范围为 。
17. 实现主机与外设之间同步需要解决的基本问题有二,一为 ,另一为 。
18. 对于微机而言,任何新增的外部设备,最终总是要通过 与主机相接。
19. I/O接口的含义,从硬件来说,包括 , , ;从软件来说,可
以理解为 和 。
20. 在以DMA方式传送数据的过程中,由于没有破坏 和 的内容,所以一旦数据
传送完毕,主机可以立即返回原程序。
21. 通常接口中各种信息以 形式,通过微处理器的 总线同激处理器交换信息。
22. 实质上,微处理器对外设的访问就是对外设的 中 的访问。
23. 微型计算机最基本、最频繁的操作是 ,其关键问题是 。
24. 在中断方式下,微处理器可以事先安排 顺序,按 处理几台外设与微处理
器的数据传送。
25. 微型计算机中的微处理器与外围设备之间的接口芯片按功能选择的灵活性可分成
和 接口芯片。
26. 在8086/8088PC机系统中使用的中断控制器是 芯片,该中断控制器可接受
级硬件外中断。
27. PC机系统中,中断优先做级别最高的为 中断,而级别最低的为 中断。
28. 在中断响应期间,CPU要做的工作,即 、 、 。
29. 8088/8086 CPU提供的中断控制系统,它最多能处理 个不同类型的中断。
30. 在8088/8086系统中,中断向量地址由 计算得到。
31. 8088/8086 CPU允许接受三种类型的中断: 、
、
。
32. 8088/8086 CPU的外中断是指 ,而内中断是指 中断。
33. 8088/8086 CPU中用作中断屏蔽的标志为关中断时,该标志位是 。
34. 当中断控制器8259A的A
0
接向地址总线A
1
时,若其中一个口地址为62H,则另一个口地
址为 H;若某外设的中断类型码为86H,则该中断应加到8259A的中断请求寄存
器IRR的 输入端。
35. 周期挪用不会减慢微处理器操作,但是需要 时序电路,而且数据传送过程是
的。
36. 8086最大方式下,两个中断响应周期
INTA
内,微处器发出 信号,以通知其
他 不能再企图控制总线。
37. 最大方式下,茬第二个
INTA
响应周期下,8259A把 送到数据总线 上。
38. 13、8259A应用于8086微处理器8259A引脚A
0
与地址总线 相连;8259A应用于
8088微处理器时A
0
地址总线与 相连。
39. 8259A工作于缓冲方式时,
SP
/
EN
是 方向; ;当工作于非缓冲方式时,
SP
/
EN
是 方向。
40. 若8259A是主片时引脚
SP
/
EN
电平,若8259A是从片时则引脚
SP
/
EN
是
电平。
41. 8255A-5芯片中包含有 个 端口;CPU可通过 指令对其端口进行访
问。
42. 8255A-5的端口可分成A组和B组,其中A组包含 ;B组包含 。8255A-5
有 种工作方式,只有 组可工作于所有工作方式。
43. 若要使8255A-5的A组和B组均工作于方式0,且使端口A为输入,端口B为输出,
端口C为输入,需设置控制字为 。
44. 在IBM-PC系统中,8255A-5工作于方式 ;其中,A端口的端口地址
是 ,其功能是 ,B端口的端口地址是 ,功能是 ,
C端口的端口地址是 ,功能是 。
45. 当8255A的PC
4
~PC
7
全部为输出线时,表明8255A的A端口的工作方式是
46. 若使8086与8255A连接时8086引脚 和 与8255A的A
0
、A
1
连接。
47. 当8255A引脚RESET信号为高电平有效时,8255A内部所有寄存器内容被 ,
同时三个连接数据端口被自动设置为 端口。
48. 当8255A引脚
CS
为高电平时,数据总线处于 。
49. 当8255A引脚
CS
为低电平时,若
RD
、
WR
为 时则数据引脚处于高阻状态。
50. 8255A工作于方式0,微处理器可以采用 和 传送方式。
51. 8251A引脚
DSR
是数据装置准备好信号,低电平有效,是 方向,表示 数据
已准备好。
52. 8251A引脚RST是请求发送信号。低电平有效,方向是 ,此信号用于通知 微
处理器已准备好发送。
53. 8251A引脚CTS是清除发送信号。低电平时有效,方向是 ,当其有效时,表示
发送数据。
54. 当发送缓冲器中没有再要发送的字符时,TxE信号变成 电平,当从微处理器送来
一个数据字符时,TxE信号就变成 信号。
55. 同步工作时,若TxE为高电平有效时,意味着数据发送出现 ,芯片会 同
步字符。


发布评论